삼성전자, 반도체업계 최초 '12단 HBM3E' 개발

입력 : 2024.02.27 13:40
이메일 글자확대 글자축소 스크랩
  • 업계 최대용량 36GB HBM3E 12H 구현…상반기 양산 방침
  • 5세대 고대역폭메모리 HBM3 대비 50% 이상 성능 개선
[크기변환]삼성전자.png
삼성전자가 업계 최초로 36GB(기가바이트) 'HBM3E' 12H(12단 적층) D램 개발에 성공했다. 사진은 HBM3E 12H D램 제품 이미지=삼성전자 제공

 

삼성전자가 업계 최초로 36GB(기가바이트) 'HBM3E' 12H(12단 적층) D램 개발에 성공했다. 

 

삼성전자는 27일 24Gb(기가비트) D램 칩을 TSV(실리콘 관통 전극) 기술로 12단까지 적층해 업계 최대 용량인 36GB HBM3E 12H를 구현했다고 밝혔다. HBM3E는 5세대 고대역폭메모리다.

 

삼성전자는 상반기 양산 예정인 이 제품을 통해 고용량 HBM(고대역폭메모리) 시장 선점의 '터닝포인트'로 삼겠다는 계획이다.

 

'HBM3E 12H'는 1024개의 입출력 통로(I/O)에서 초당 최대 1280GB의 대역폭과 현존 최대 용량인 36GB을 제공한다. 성능과 용량 모두 전작인 HBM3 8H(8단 적층) 대비 50% 이상 개선됐다.


삼성전자는 'Advanced TC NCF(열압착 비전도성 접착 필름)' 기술로 12H 제품을 8H 제품과 동일한 높이로 구현해 HBM 패키지 규격을 만족시켰다.


이 기술을 적용하면 HBM 적층 수가 증가한다. 특히 칩 두께가 얇아지면서 발생할 수 있는 '휘어짐 현상'을 최소화할 수 있는 장점이 있어 고단 적층 확장에 유리하다.


삼성전자는 NCF 소재 두께도 지속적으로 낮춰 업계 최소 칩 간 간격인 '7마이크로미터(㎛)'를 구현했다. 이를 통해 HBM3 8H 대비 20% 이상 향상된 수직 집적도를 실현했다.


또한 칩과 칩 사이를 접합하는 공정에서 신호 특성이 필요한 곳과 열 방출 특성이 필요한 곳에 각각 다른 사이즈의 범프를 적용함으로써 열 특성을 강화하는 동시에 수율도 극대화했다.


삼성전자에 따르면 이번 12단 HBM3E를 사용할 경우 GPU(그래픽처리장치) 사용량이 줄어 기업들이 총소유 비용(TCO)을 절감할 수 있다는 설명이다.


가령 서버 시스템에 HBM3E 12H를 적용하면 HBM3 8H를 탑재할 때보다 평균 34% 인공지능(AI) 학습 훈련 속도 향상이 가능하며, 추론의 경우에는 최대 11.5배 많은 AI 사용자 서비스가 가능할 것으로 기대된다.

 

삼성전자는 HBM3E 12H의 샘플을 고객사에 제공하기 시작했으며 올해 상반기 양산할 예정이다.

조정수 기자 hjcho@foeconomy.co.kr
© 포커스온경제 & foeconomy.co.kr 무단전재-재배포금지

IT/바이오 많이 본 기사

메일보내기닫기
기사제목
삼성전자, 반도체업계 최초 '12단 HBM3E' 개발
보내는 분 이메일
받는 분 이메일